准确与灵活并存 TI完美整合信号链方案

2014-11-17 10:30 来源:电子信息网 作者:兔子

近日,TI推出了一款为通信、国防以及测量测试等高精度应用领域准备的信号链解决方案。这款方案具有非常高的准确性和灵活度。这款将 135 MSPS 的 16 位单通道模数转换器 (ADC) 与低抖动时钟合成器结合城的数据转换器已集成在同一评估板(EVM)上,有助于快速评估上述复杂系统。

这款数据转换器不仅可针对测量测试系统提供更高的准确度,而且还能凭借更高带宽在包括空中接口等在内的无线通信领域提供更高的灵敏度。ADS5483 ADC拥有高信噪比 (SNR) 与无杂散动态范围 (SFDR),可通过第二尼奎斯特区 (Nyquist zone) 接收来自 DC 的输入频率。其拥有高信噪比 (SNR) 与无杂散动态范围 (SFDR),可通过第二尼奎斯特区 (Nyquist zone) 接收来自 DC 的输入频率。采样速率为 135 MSPS 的 ADC 在输入频率 (IF) 为 70 MHz 时可实现 78.6 dBFS 的 SNR 以及 95 dBc 的 SFDR,与同类 ADC 相比,SNR 高出 3.5 dB,SFDR 高出 8 dB。更高性能 ADS 5483 能够显著增强设计灵活性,进而使众多应用受益匪浅。

这款数据转换器在高带宽应用中通过集成全差动输入缓冲器显著简化了模拟前端设计。该缓冲器采用 TI BiCom3 高速工艺技术开发而成,可在整个输入频率范围内提供恒定输入阻抗,并能避免 ADC 跟踪保持结构的反冲 (kickbac) 现象,以确保信号的持续线性 (consistent linearity)。此外,与同类ADC竞争产品不同的是,ADS5483 采用差分双倍数据速率 (DDR) LVDS 输出,可显著减少其在 FPGA 或 ASIC 器件上的 I/O 迹线数及引脚数。超低抖动 CDCE72010 时钟同步器能够提供低于 50 飞秒 (fs) 的最佳附加抖动性能,可充分满足 ADS5483 等高速 ADC 的时钟抖动需求。

转换器内部的新型时钟同步器可支持各种频率,能够充分满足无线基站或测量测试设备等各类系统的要求。在频率高达 1.5 GHz,输入频率介于 8 KHz~500 MHz 之间时,该同步器能够支持多达 10 个 LVPECL、10 个 LVDS 或 20 个 LVCMOS 可配置输出。此外,设计人员还能在同一时钟合成器中集成两组频率,并选择两个外接 VCO/VCXO。CDCE72010 的片上 EEPROM 存储默认设置使设计人员能够缩短系统启动时间,并消除采用外接组件的麻烦。ADS5483 与 CDCE72010 均在同一个 EVM 上提供,有助于快速评估复杂系统。为帮助设计人员灵活地规则频率,该 EVM 包含众多组件,如针对 VCXO 与晶振滤波器的开放式插槽以及针对外部源时钟输入的旁路功能。此外,TI 还可提供适用于其各种高速 LVDS 输出 ADC 系列的 TSW1200 数字采集工具。TSW1200 可以快速评估高达 16 位分辨率以及 500 MSPS 采样率的 ADC,从而不仅能够简化设计工艺,同时还可帮助设计人员加速相关系统的上市进程。

TI

一周热门