QorIQ Qonverge B4860片上系统适用于新一代多标准无线基站。B4860基于28纳米工艺技术,吞吐量和容量达到无以伦比的水平,不仅具有高效、高性能可编程内核,还配有应用专用加速器,实现最佳的性价比。它专门针对宽带无线通信基础设施的宏蜂窝基站设计,采用我们已经成功应用于无线基础设施的多核CPU和DSP。B4860集成了四个基于Power Architecture技术的64位双线程e6500内核、六个StarCore SC3900FP定点/浮点运算DSP以及MAPLE-B基带加速处理引擎。它可适应快速变化并不断扩展的LTE(FDD与TDD)、LTE-Advanced和WCDMA标准,并可同时支持不同的标准。
图1.QorIQ Qonverge B4860 外观
QorIQ Qonverge B4860 结构框图
QorIQ Qonverge B4860特性
内核组合体
4个基于Power Architecture技术的双线程e6500内核,最高频率1.8 GHz,带有AltiVec 128位SIMD引擎
6个基于StarCore技术的SC3900FP定点/浮点运算DSP内核,最高频率1.2 GHz,每个内核可执行38.4 GMacs/核的定点运算或19.2 GFlops/核的浮点运算
加速器和存储器控制器
数据路径加速架构支持数据包解析、分类和分发
队列管理器和缓冲管理器简化网络接口和硬件加速器的共享并管理缓冲池
多加速器平台引擎支持LTE、LTE-Advanced和WCDMA (HSPA/HSPA+)基带(MAPLE-B)
2个支持ECC和交错存取功能的DDR3/3L SDRAM 1.8 GHz 64位存储器控制器,附带512 KB L3缓存
集成安全加速(SEC 5.x)
增强型安全数字主机控制器(SD/MMC)
4个I²C控制器
增强型串行外设接口(eSPI)
支持NAND与NOR闪存和通用SRAM的集成闪存控制器
带安全引导功能的可信架构
基本外设和互连
CoreNet–全缓存关联系统内部交换网络
4个UART控制器
2个串行RapidIO® 2.0控制器,每个配有4个端口,运行频率高达5G
四端口PCI Express 1.1/2.0控制器,运行频率高达5G
8个Aurora跟踪接口
1个高速USB 2.0控制器
GPIO
32位定时器
JTAG - 符合IEEE 1149.1与1149.6标准的测试接入端口(TAP)和边界扫描架构
网络和天线接口
8个CPRI 4.2控制器,运行频率高达9.8G
多路复用高速接口多路复用为16个SerDes 10G端口
两个支持IEEE1588.2的10G/2.5G/1G以太网接口
6个支持IEEE 1588v2的2.5G/1G的以太网接口
封装
FC-PBGA, 33mm x 33mm, 1020引脚, 1 mm间距, 无铅