Altera SoC FPGA助力嵌入式设计提升

2013-08-27 18:14 来源:电子信息网 作者:和静

嵌入式开发人员的需求在于提高系统性能,降低系统功耗,减小电路板面积以及降低系统成本。Altera SoC FPGA为此做出不小的进步,在此基础上合作伙伴也纷纷推出优秀的解决方案与专业服务等。2013年7月10日,Altera公司与代理商合作的SoC研讨会于深圳召开,据悉,该研讨会今年7月至10月将在亚太地区7个城市举办,包括中国、韩国、台湾和印度,而深圳是整个研讨会巡讲的首站。

Altera SoC FPGA提升整体性能 降低开发成本

Altera公司亚太区产品市场经理谢晓东先生介绍说,Altera SoC FPGA将ARM双核处理器与Altera SoC FPGA的先进技术相联接,采用了双核ARM Cortex-A9 MPCore处理器以及硬核存储器控制器和外设,在处理器系统和FPGA之间建立了高性能互联。Altera SoC FPGA部分,包括了28nm FPGA Cyclone V和Arria V两个系列产品。

SoC FPGA具备了比较明显的系统级优点,提高系统性能方面包括4000 DMIPS,功耗不到1.8W;高达1600 GMACS、300 GFLOPS的DSP;>125 Gbps处理器至FPGA互联;高速缓存连续硬件加速器。降低功耗,相对于2芯片解决方案,功耗降低了30%。减小电路板面积,外形封装减小了55%;只有两种电源。降低系统成本,降低了元件成本;降低了PCB复杂度和成本,更少的布线以及更少的板层。

会上,Altera版ARM Development Studio 5(DS-5)得以演试,它是Altera与ARM独家合作的一款开发工具,也可以说是ARM首次合作开发独有的开发工具。简单而言,SoC开发板连接到电脑后,ARM开发工具的演试图像得以显示,可了解CPU活动时的峰值情况,从而测试芯片的利用率,是否有空间提升,效率的情况等。

据Altera现场工程师介绍,它为CPU和FPGA域之间的高级信号级硬件提供了交叉触发功能,能够帮助软硬件工程师协同工作,例如当FPGA发生情况时,可以把软件的CPU停下来,让软件工程师跟进,通过软件显示的状态,抓取当时的场景;当软件向FPGA发出一个中断时,可以让硬件工程师了解软件达到某个状态时FPGA管脚上的信号,以此辅助软硬件工程师进行相互工作。

此外,谢晓东还谈到,ARM处理器系统和FPGA两者可以灵活启动,单方面启动和两者同时启动均可。例如在高端汽车的应用上,在汽车打火时需要显示屏立即启动,方便驾驶者观察汽车周边的情况,因此需要同时启动。另一些情况下,如果FPGA先启动,可以对CPU启动的情况做一些加减。总之,两者互相触发 ,用户可以自定制。

1 2 > 
SoC FPGA Altera

相关阅读

暂无数据

一周热门