为了满足行动手机、汽车和视讯产品的高性能和高功效成像需求,嵌入式视觉演算法正持续快速发展,并在数位讯号处理(DSP)核心IP公司之间开启了全新的战场。
继Ceva公司在一年前发布可程式的低功耗成像与视觉平台MM3101之后,今年2月,Tensilica公司也推出了名为IVP的成像与视讯资料层处理器单元(DPU)。
Tensilica公司的IVP DPU是一种可授权的半导体IP核心,专门设计用于从主处理器卸载复杂的成像功能。据Tensilica公司创办人兼CTO Chris Rowen透露,虽然目前IVP IP核心主要用于大众市场,但已有两家客户将它运用于其系统晶片中。
IVP DPU具有每秒每瓦执行5,000亿画素作业的能力,采用台积电(TSMC)的28nm制程技术制造。据Tensilica公司介绍,IVP DPU中每颗核心占用面积不到0.5平方毫米,因此非常适合低成本应用。
推动对于成像/视讯处理器核心的需求来自于各种新功能,例如行动手机和数位相机中使用的高动态范围影像撷取、脸部辨识与追踪;数位电视(DTV)中使用的手势控制与视讯后处理;先进驾驶辅助系统(ADAS)中的正面碰撞警示、车道偏离警告等。
这些复杂的成像/视觉演算法发展非常迅速,以致于行动手机和汽车公司希望「在数周内而不是几个月内」,就能将这些新功能整合于其产品系统中,Tensilica公司成像/视讯总监Gary Brown表示。
多种方案选择
对于系统供应商来说,成像/视讯处理解决方案有多种方案备选,从在CPU中完成所有功能到卸载成像功能至GPU,或是增加专用于成像功能的硬线逻辑等各种选择。
「举例来说,光是在1.5GHz频率的A8 四核心上进行视讯处理,而不包括其它功能,也很容易就达到3瓦功耗。」Rowen表示。
对于行动手机或数位相机而言,想要单独在CPU上做到这一点尤其困难,特别是当这种消费系统需要在拍照的同时连续执行高动态范围等演算法时。