采用CPLD将加快计算机总线加密电路设计

2014-03-27 16:43 来源:电子信息网 作者:铃铛


并行接口的加密电路

计算机的并行打印接口一般都被用来进行并行加密电路的设计。计算机的打印机接口LPT1,数据传输形式、连接器插座等在IEEE1284中有明确的规定。其主要特性是,数据传送总线DB7"DB0,打印机工作忙时,pin1是数据锁存信号,pin10是打印机接收数据。Atmel公司的EEPROM器件AT93C46,具有比较低的工作电流,所以将其正电源VCC连接到ERR端。其工作方式是首先输入控制字,读取数据就写入读控制字,写器件就写入写控制字,之后才能读或写16位(16bit)数据。读操作过程是,写入读控制字,写入7位(7bit)地址,接下来就可以在输出端接收数据,每当输入一个时钟,就有一位(1bit)输出,输出16位后自动结束。打印机接口的加密电路可以设计许多种方式,例如;时间电路,写入电路的数据与读出数据的时间相关。

结束语

经过实践,CPLD能够较为方便且较好的实现电路加密。但各种方法的优缺点不尽相同,在实际电路的设计过程中当中功能加密、工作状态加密、实时数据加密等电路都要通过逻辑功能来实现,这样就能更好的起到加密的作用。

< 1 2 
CPLD 总线加密

相关阅读

暂无数据

一周热门