军事好方案之混合信号IC的SDR设计

2014-11-21 09:46 来源:电子信息网 作者:娣雾儿

解决方案也是显而易见的,至少理论上是如此: 一款通用型全双工无线电模块,可以用于所有平台,并能在现场根据需要进行动态重配置。如果能实现“一种无线电”的目标,结果将减少负担,带来灵活性和通用性,提高效率,用一组电池可以工作更长时间,从而形成巨大的尺寸、重量和功耗(SWaP)优势。这正是联合战术无线电系统(JTRS)、软件定义无线电(SDR)等方案的基本前提。

然而,使这种通用无线电概念变成现实却比预期要困难得多。虽然摩尔定律促使能满足现实需求的高性能、低功耗处理器(包括FPGA的部署)广泛可用,但提供合适的集成式模拟前端(AFE)的难度却要大得多。对这种功能模块的需求具有复杂、多样和紧迫三个特点,而这些功能模块位于天线与处理器之间,是现实信号世界与数字世界之间的接口。

直到最近,面向这类多功能无线电的实用模拟前端还需要一个重叠并行通道阵列,每个通道旨在覆盖射频频谱的一个特定频段,其带宽与目标信号格式相匹配。这种方式虽然可行,但在最终电脑板占用空间、重量、功耗和成本方面的代价非常高。

高性能单芯片模拟前端解决方案

捷变收发器是平台解决方案产品系列的其中一款产品,该系列包括AD9364 RF收发器IC。AD9361 RF捷变收发器是一款宽带可编程前端,支持双独立收发器通道,可用于快速增长中的多路输入、多路输出(MIMO)细分市场以及非MIMO市场,满足了极具挑战性的SDR要求,使SDR概念更接近现实。系统处理器可以动态重新配置关键参数(如带宽和RF频率),以适应应用需求,从而带来最佳结果。这款器件还含有多种特性,可以支持各种频率捷变协议。

ADI公司的AD9361 RF这款10x10mm的芯片级器件(图1)采用用户可调带宽设计,范围为200kHz至56MHz,拥有丰富的其他特性和性能属性,可用于构建从70MHz到6GHz的信号链。 利用这款2x2直接变频组件,可以将整个模拟前端简化成一个相对简单的电路。它通过一个LVDS或CMOS端口与主机处理器连接,以提升速度、简化操作。IC中集成了12位A/D和D/A转换器、小数N分频频率合成器、数字和模拟滤波器、自动增益控制(AGC)、发射功率监控、正交校正和其他关键功能。

除了具有高集成度,其RF、模拟和混合信号性能--包括接收器噪声系数不到2.5dB而发送器EVM(误差矢量幅度)超过-40dB,同时发送器噪底低于-157dBm/Hz--同样出色。 对于发射和接收路径,本振步长为2.5Hz,可实现精密调谐。尽管IC中集成了诸多功能,其功耗却非常低,一般为1W左右。

ic2

图2 系统开发人员只需做少量硬件设置,便可利用AD9361 FMC板开发、调试、评估并调节Xilinx FPGA的SDR应用

< 1 2 3 > 
IC SDR

相关阅读

暂无数据

一周热门